智原FPGA-Go-ASIC成功打进多元的应用市场

台湾 新竹--()--(美国商业资讯) -- ASIC设计服务暨IP研发销售厂商智原科技﹝Faraday Technology Corporation,TWSE:3035﹞今日宣布其FPGA-Go-ASIC服务已成功交付多项设计案,工艺从5纳米至22纳米,涵盖工业、医疗、智能电网、乐器、与5G无线等应用领域,芯片成品显著降低原有FPGA设计的BOM成本与功耗,提升市场竞争力;其中部分设计案依客户需求,与原来的FPGA芯片针脚完全兼容 (pin-to-pin compatible),用以直接取代芯片运行。

智原累积数十年SoC与IP经验,熟悉上亿门级(gate-count)的高复杂度SoC设计与制程特性,搭配自有IP及Arm或RISC-V处理器,可快速整合并降低成本,有效率地将FPGA设计转换为ASIC芯片。由于ASIC的电路设计效率较高,采用较成熟制程即可逹到系统所需的效能,例如将FinFET制程的FPGA转换至40纳

米或28纳米;同时,智原IP客制化的能力可满足不同IP配置(configuration)的需求,将多个FPGA设计整合为单芯片ASIC,大幅降低系统BOM成本、芯片封装及PCB尺寸与功耗。

智原科技营运长林世钦表示:「相较于以LUT单元来实现逻辑设计电路的FPGA,采用标准组件的ASIC少了相对多余的电路,提供较高的效能且减少不必要的功耗。智原为客户降低整合风险以加速上市时程,加上我们的长期供货承诺,相信这个FPGA-Go-ASIC解决方案将协助客户无后顾之忧地抢占市场商机。」

关于智原科技
智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国、日本与欧洲设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、DDR 2/3/4、低功耗DDR 1/2/3、MIPI、V-by-One、USB 3.X、10/100/1000 Ethernet、Serial ATA、PCI Express、可编程高速SerDes,以及数百个外设数字及混合讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。

Contacts

媒体联络
Evan Ke 柯奕帆
+886.3.5787888 ext. 88689
evan@faraday-tech.com

Contacts

媒体联络
Evan Ke 柯奕帆
+886.3.5787888 ext. 88689
evan@faraday-tech.com