-

智原22纳米基础组件IP已采用于智能物联网装置

台湾新竹--(BUSINESS WIRE)--(美国商业资讯)-- (美国商业资讯)--ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其22纳米基础组件IP解决方案已获许多客户采用,应用的IC产品包括网络监控摄影机SoC、真无线蓝芽耳机SoC、物联网SoC与声控人工智能处理器。该IP组合基于联电22纳米超低功耗(ULP)与超低漏电(ULL)工艺技术,适用于需要延长电池寿命且高效能的新一代可携式消费电子产品与物联网芯片。

智原的22纳米基础组件IP于2019年末推出,不仅提供可操作于0.6V至1.0V广域电压的标准组件库与内存编译程序,更另外支持0.7V单一电压的内存(Single rail powered memories),以简化客户的电源设计。此外为解决0.6V低操作电压时静态时序分析(STA)呈现非高斯分布的特性,特别导入动差的概念来描述LVF模型(Moment-based LVF model),使设计仿真与实体验证的结果能更加吻合,以增进客户的SoC设计项目质量。

智原科技营运长林世钦表示:“在很短的时间内,我们完整的22ULP/ULL基础组件IP已应用在多项热门主流与新兴消费电子产品应用中。藉由此套IP方案,客户可以便捷地部署新的22纳米设计或是移转原28纳米的设计到22纳米,以获得更好的功耗、性能和面积表现。我们也会持续扩展我们的22纳米IP产品线,包括模拟、时钟、高速接口等功能性IP,更进一步满足客户的需求。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国与日本设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。

Contacts

智原科技, 柯奕帆, +886 3 578 7888 ext. 88689, media@faraday-tech.com

Faraday Technology Corporation

TSE:3035


Contacts

智原科技, 柯奕帆, +886 3 578 7888 ext. 88689, media@faraday-tech.com

More News From Faraday Technology Corporation

智原科技将参与ICCAD 2024 展示全方位ASIC解决方案

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售领导厂商智原科技(Faraday Technology Corporation,TWSE:3035) 将于12月11日至12月12日参加在上海举行的ICCAD 2024 (中国集成电路设计业年会),现场将展示FlashKit™-22RRAM开发平台、低功耗HiSpeedKit™-HS开发平台,并于演讲中介绍智原所提供的完整工艺与一站式2.5D/3D先进封装服务。 这次将于展会中演示的FlashKit-22RRAM 低功耗平台采用UMC 22纳米工艺,内嵌Arm Cortex-M7和RISC-V VeeR EH1,同时整合了ReRAM闪存技术和可编程电路eFPGA等嵌入式IP,用于硅片后的数据或程式保留和电路修订,可加速物联网和其他嵌入式应用的开发。另一项HiSpeedKit-HS平台主要应用于简化高速接口IP子系统的验证流程,内建Arm Cortex® A53处理器及丰富的高速I/O介面,芯片设计者可在真实的SoC环境中进行接口IP的整合与系统测试。 智原科技营运长林世钦表示:「智原无论...

智原推出HiSpeedKitTM-HS平台提供高速接口IP系统验证

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售厂商智原科技﹝Faraday Technology Corporation,TWSE:3035﹞今日宣布推出其最新的HiSpeedKitTM-HS平台。这个平台主要用来强化并简化高速接口IP子系统的验证流程。除了支持智原自有的IP外,第三方的接口控制电路也可通过HiSpeedKit-HS平台中的FPGA进行子系统的整合,并在系统上进行完整的软硬件协同验证。 HiSpeedKit-HS平台提供IP设计或系统整合,芯片设计者可在真实的SoC 环境中进行接口IP的整合与系统测试。这个平台内建了Arm Cortex® A53处理器及智原自有的DDR 4 PHY、PCIe Gen 4 PHY和Gigabit以太网络PHY等高速接口IP,除了确保这些接口物理层PHY IP测试芯片通过系统验证之外,还可以进一步整合控制电路,以确保整合后的高速接口子系统完整度及质量,降低未来的整合风险,加速设计生产时程,并在各种系统软件应用上提供先期的性能体验。 智原科技营运长林世钦表示:「我们的IP技术服务团队透过高...

突破先进封装壁垒:智原科技携手奇异摩尔合作的2.5D封装平台成功进入量产阶段

新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)与业内领先的AI网络全栈式互联产品及解决方案提供商奇异摩尔,今日宣布共同合作的2.5D封装平台已成功进入量产阶段。智原科技与奇异摩尔共同打造的先进封装一站式平台及服务,结合奇异摩尔的Chiplet互联及网络加速芯粒解决方案,充分展现了双方在Chiplet市场上取得的显著成果。 智原科技有效整合来自不同半导体厂的多源Chiplet,涵盖计算机运算裸芯片、HBM设计与生产,奇异摩尔提供包括已设计验证完成之高性能3D Chiplet通用底座(Base Die)、高速片内互连芯粒(IO Die)及高性能网络加速芯粒(NDSA)等Chiplet多款产品,可根据客户需求做定制化的整合。双方共同合作提供完整的Chiplet SoC/Interposer设计整合、测试分析、外包采购和生产规划等先进封装服务;借助这一全方位解决方案,能加速系统级产品的整合设计,使得客户能够专注于核心裸芯片的开发,进而缩短设计周期并降低...
Back to Newsroom
  1. There was an issue with the authorization server. Please contact support if the issue persists.